Principy návrhu bezpečné architektury procesoru

Hodnocení:   (4,0 z 5)

Principy návrhu bezpečné architektury procesoru (Jakub Szefer)

Recenze čtenářů

Aktuálně nejsou k dispozici žádné recenze čtenářů. Hodnocení je založeno na 2 hlasů.

Původní název:

Principles of Secure Processor Architecture Design

Obsah knihy:

Tato kniha představuje různé výzvy návrhu bezpečné architektury procesorů pro architekty pracující v průmyslu, kteří chtějí do svých návrhů přidat bezpečnostní funkce, a také pro postgraduální studenty, kteří se zajímají o výzkum v oblasti architektury a bezpečnosti hardwaru.

Seznamuje čtenáře s tím, jak byly různé výzvy řešeny v minulosti a jaké jsou nejlepší postupy, tj. zásady, pro návrh nových bezpečných architektur procesorů. Na základě pečlivého přehledu dřívějších prací mnoha počítačových architektů a výzkumníků v oblasti bezpečnosti se čtenáři také seznámí s pěti základními principy potřebnými pro návrh bezpečné architektury procesorů. Kniha také představuje stávající výzkumné výzvy a potenciální nové směry výzkumu. V neposlední řadě předkládá četné návrhy pro návrh a také diskutuje o úskalích a omylech, kterých by se měli návrháři vyvarovat.

S rostoucím zájmem o počítačovou bezpečnost a ochranu kódu a dat, které se spouštějí na běžných počítačích, se v posledních letech výrazně zvýšil počet hardwarových bezpečnostních prvků v dnešních procesorech. Bezpečnostní funkce uvnitř procesorů již nejsou pouze předmětem akademického zájmu, ale jsou využívány i v průmyslu a dnes je k dispozici řada komerčních bezpečných architektur procesorů. Tato kniha poskytuje čtenářům vhled do principů, které stojí za návrhem akademických i komerčních bezpečných architektur procesorů. Výzkum architektury bezpečných procesorů se zabývá zkoumáním a navrhováním hardwarových prvků uvnitř počítačových procesorů, které mohou pomoci chránit důvěrnost a integritu kódu a dat prováděných v procesoru. Na rozdíl od tradičního výzkumu architektury procesorů, který se zaměřuje na výkon, efektivitu a energii jako na cíle návrhu prvního řádu, je při návrhu architektury bezpečných procesorů bezpečnost cílem návrhu prvního řádu (přičemž ostatní aspekty návrhu zůstávají důležité a je třeba je zohlednit).

Další údaje o knize:

ISBN:9781681734040
Autor:
Vydavatel:
Vazba:Pevná vazba
Rok vydání:2018
Počet stran:173

Nákup:

Nyní dostupné, na skladě.

Další knihy od autora:

Principy návrhu bezpečné architektury procesoru - Principles of Secure Processor Architecture...
Tato kniha představuje různé výzvy návrhu...
Principy návrhu bezpečné architektury procesoru - Principles of Secure Processor Architecture Design
Principy návrhu bezpečné architektury procesoru - Principles of Secure Processor Architecture...
Předmluva. - Poděkování. - Úvod. - Základní pojmy...
Principy návrhu bezpečné architektury procesoru - Principles of Secure Processor Architecture Design
Bezpečnost prostředí cloud computingu s akcelerací Fpga - Security of Fpga-Accelerated Cloud...
Tato kniha se zabývá bezpečností prostředí cloud...
Bezpečnost prostředí cloud computingu s akcelerací Fpga - Security of Fpga-Accelerated Cloud Computing Environments

Díla autora vydali tito vydavatelé:

© Book1 Group - všechna práva vyhrazena.
Obsah těchto stránek nesmí být kopírován ani použit, a to ani částečně ani úplně, bez písemného svolení vlastníka.
Poslední úprava: 2024.11.08 20:25 (GMT)