Analysis and Design of CMOS Clocking Circuits for Low Phase Noise
S tím, jak se elektronika stále zrychluje, zmenšuje a zefektivňuje, zrychluje se i vývoj a výzkum v oblasti taktovacích signálů a obvodů, aby držely krok. Tato kniha překlenuje propast mezi klasickou teorií taktovacích obvodů a nejnovějším technologickým pokrokem, takže je užitečným průvodcem pro nováčky v oboru a nabízí příležitost pro zavedené výzkumníky rozšířit a aktualizovat své znalosti o současných trendech.
Kniha začíná uvedením teorie Fourierovy transformace a výkonové spektrální hustoty, na tomto základu pak staví v kapitole 2, kde definuje fázový šum a jitter. Kapitola 3 pojednává o teorii a primární implementaci CMOS oscilátorů, včetně LC oscilátorů a kruhových oscilátorů, a kapitola 4 představuje techniky pro analýzu jejich fázového šumu a jitteru. Kapitoly 5-7 se zabývají konvenčními taktovacími obvody.
Smyčka s fázovým zámkem (PLL) a smyčka se zpožděním (DLL), které potlačují fázový šum oscilátorů CMOS. Jsou popsány stavební bloky konvenčních PLL/DLL a podrobně prozkoumána dynamika smyčky záporné zpětné vazby PLL/DLL s praktickými příklady návrhu. Kapitoly 8-11 se zabývají nejmodernějšími obvodovými technikami pro potlačení fázového šumu a představují principy a praktické problémy při obvodové realizaci technik detekce fáze s podvzorkováním, plně digitálního PLL/DLL, oscilátoru s injektáží a násobení hodin DLL. Rozsáhlý přehled a diskuse o nejmodernějších taktovacích obvodech a srovnávacích testech jsou zahrnuty v dodatku.
© Book1 Group - všechna práva vyhrazena.
Obsah těchto stránek nesmí být kopírován ani použit, a to ani částečně ani úplně, bez písemného svolení vlastníka.
Poslední úprava: 2024.11.08 20:25 (GMT)